现代电子设备的效能和效率通常取决于其信号噪声和抖动。抖动是高频数字信号中信号波形的波动或偏差。有许多常规方法来减轻抖动并提高设备的性能特性。一种常见的方法是使用过采样锁相环(OSPPL)。OSPLL可以扩展环路带宽并提高抖动性能。
现在,虽然传统OSPLL具有许多优点,但由于峰值区域具有较小的梯度,因此使用传统OSPLL会导致来自噪声峰值区域的高抖动。传统32kHz信号的慢参考斜率引入了大的抖动,并导致更大的归因时间误差。
到目前为止,这一缺点阻碍了OSPLL的广泛使用。现在,东京理工学院(Tokyo Tech)的一个科学家团队已经证明了如何通过使用非均匀的OSPLL来避免这种情况。
领导研究团队的冈田健一教授,进一步解释了发展:“我们新颖的过采样架构提供了一个使用32 kHz基准的低抖动、2.4 GHz分数N PLL。根据加德纳稳定性理论,传统PLL的环路带宽理论上限制在基准频率的1/10。这种窄环路带宽会导致抖动降级。我们的非均匀过采样PLL可以将环路带宽增加60倍抑制紧张情绪。”
新构想的设备架构允许自适应环路增益校准。通过对每个采样点自动执行环路增益校准,可以最小化抖动。
“我们的设备的性能突出表现在其200 kHz环路带宽和4.95 ps的抖动。在这些参数下,该设备仅消耗3.8 mW的功率。此外,它可以与CMOS技术集成,使其成为日益增长的电子行业的一个特别有吸引力的前景,”东京理工大学的邱俊俊补充道,他是这项研究的主要作者。
由于减少了抖动和更高更干净的信号,这种范式转换架构也比传统的OSPLL更经济和更省电。
免责声明:文章内容来自互联网,本站不对其真实性负责,也不承担任何法律责任,如有侵权等情况,请与本站联系删除。
转载请注明出处:新型架构可减少数字技术中噪声引起的抖动-新型架构可减少什么风险 https://www.yhzz.com.cn/a/9166.html