PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

工程师面临着设计具有更高效率和功率密度的AC-DC电源的压力,同时满足电源谐波发射标准。“图腾柱”功率因数校正级是实现这一目标的关键工具,但使用宽带隙半导体开关的设计非常复杂,在优化控制、栅极驱动、EMC、热管理等方面存在挑战。因此,使用SiC或GaN可以花费大量的时间和精力来获得通常令人失望的结果。

本文介绍了一种多级图腾柱PFC拓扑,该拓扑利用硅MOSFET的简单性和成熟度以及一种新颖的模块化栅极驱动方法,实现了与使用宽带隙半导体的传统电路相比,通常具有相当的效率和更低的成本。

聚碳化物拓扑结构的演变

从2001年开始,欧洲的电源制造商看到了其行业的巨变,强制要求满足欧洲“EMC指令”的一部分标准EN 61000-3-2。该标准限制了注入回交流线路的谐波电流,用于最大额定电流为16A的设备,强制要求功率因数校正。该要求现在是全球性的,例如美国的“能源之星”指南,设定了类似的标准。

在较高功率电平下实现一致性的实用方法是使用有源PWM电路,该电路迫使绘制的线路电流接近正弦。虽然转换级可以采取不同的形式,但首选“升压”转换器,因为它可以工作到低输入交流电压并产生稳定的高压轨,其中可以有效地存储穿越能量。该“升压PFC”级最初采用线桥整流器和升压拓扑的形式,图1(左)。随着对更高效率的需求,例如在能源之星“80+”方案中,电路变得不可行,动力传动系中任何时候都导通的三个整流器的损耗过高,特别是在低线路下。提出的解决方案是“图腾柱无桥PFC”(TPPFC)拓扑图1(中间),其中转换分为两个半波整流阶段。升压开关和由 Q1 和 Q2 交换形成的同步二极管在交流输入的交替极性上起作用。D1和D2以线路频率导通,因此动态损耗微不足道,但如图1(右)所示,它们可以被同步整流器Q3和Q4取代,以逐步改善传导损耗。Q3 和 Q4 称为“慢速”开关支路,Q1 和 Q2 称为“快速”支路,以高频方式切换。控制很复杂,只有有限的专用控制器选择,无论是模拟还是数字,但通过优化电感器和适当的热管理,可以保证良好的结果。

PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

图 1.从左到右 – 简单的升压PFC,图腾柱PFC和完全同步版本。图片由博多的电力系统提供 [PDF]

根据器件选择的不同,存在任意的低压降和传导损耗,但TTPFC电路被证明不适合在高频和高功率下使用硅超结MOSFET用于快速支路。这是因为该拓扑通常在高功率水平下以连续导通模式(CCM)工作,以实现可管理的峰值电流。然而,这会导致“硬”开关,其中Q1和Q2的体二极管被迫导通。当它们随后被正向偏置时,硅SJ-MOSFETS的高回收能量会在高开关频率下导致过度损耗,如果保持低频率进行补偿,则电感器尺寸和成本是不可接受的。

世行集团交换机承诺提供解决方案,但。..

宽带隙(WBG)半导体被誉为该问题的答案,SiC具有低反向恢复电荷(Qrr),而GaN实际上没有。不过,这些器件确实存在缺点,特别是与Si-MOSFET相比,单位成本。SiC体二极管速度很快,但仍然具有恢复电荷和一个高正向压降(约3V)。SiC MOSFET仍然可能存在阈值不稳定问题,需要在制造过程中以一定的成本进行筛选,并且栅极驱动需要大约18V才能完全增强,通常接近绝对最大额定值。GaN器件具有低得多的栅极阈值,使其容易受到噪声的影响,并且具有仅约7V的低绝对最大栅极电压。栅极驱动至关重要,并且没有栅极氧化物,因为超过阈值,栅极电流会流动,必须加以控制。GaN HEMT电池也没有雪崩特性,因此过电压意味着瞬间失效。

SiC和GaN都具有令人印象深刻的开关速度,但在实际电路中,这使得PCB布局极其关键,并且必须减慢边沿速率,以避免难以管理的EMI和寄生电感造成的破坏性电压过冲。因此,在采用WBG器件的TPPFC应用中,开关频率通常低于100kHz,这不仅是为了降低动态损耗和提高效率,而且还将基波设置为CISPR22/32传导EMI发射限值线的150kHz以下。由于它们列出的缺点,并且没有WBG器件MHz开关所具有的小电感器尺寸的好处,它们的吸引力有所降低,由于缺乏封装标准化而加剧。

更好的多层次方式

还有一种替代方案 – 与WBG解决方案一样高效,但成本更低,使用标准硅MOSFET – 多级TPFC(图2)。

PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

图 2.多级图腾柱PFC阶段。图片由博多的电力系统提供 [PDF]

在这种拓扑结构中,两个快速FET被两组四个串联的硅MOSFET取代,对于400 V DC输出总线,每个FET的额定电压仅为150 V,允许使用具有非常低导通电阻和二极管反向恢复电荷的多源器件,从而产生与WBG解决方案相当的总体损耗。可以使用两组两个MOSFET,但这些FET都需要额定电压为300 V,这并不常见,因此形成复合器件的两个串联连接的MOSFET(例如Q1和Q2)一起被驱动。支路中的开关分为两组:Q1、Q2、Q7、Q8 和 Q3、Q4、Q5、Q6,每组都以反相方式驱动。当 Q1 和 Q2 打开时,Q7 和 Q8 关闭,反之亦然。同样,Q5 和 Q6 的驱动信号是 Q3 和 Q4 的驱动信号的反相版本。MOSFET Q3 和 Q4(类似 Q5 和 Q6)的驱动信号的时序是 Q1 和 Q2(类似 Q7 和 Q8)的驱动信号的时序,延迟了半个开关周期。输入电流和输出总线电压的调节是通过在不同的占空比(例如,在 Q1/Q2 和 Q3/Q4 之间)对 MOSFET 组进行相移调制来实现的(图 3)。

PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

图 3. 线路电流整形和输出电压调节是通过对具有不同占空比的 MOSFET 驱动器进行相移调制来实现的。图片由博多的电力系统提供 [PDF]

电感电流图说明了多电平方法的一个主要优势 – 与传统的TPPFC相比,电感器可以看到两倍的频率和一半的电压,或四分之一伏秒,这将电感尺寸减小到四分之一左右,从而带来成本和重量优势。通常,可以使用低成本的“森多斯特TM”内核。低伏秒产品也降低了差分EMI,从而进一步节省了EMI滤波器的尺寸和成本。

“飞线”电容 CFL 在 Q2/3 和 Q6/7 结之间保持一半的总线电压,如有必要,可以通过另外两个电容器和钳位二极管来确保串联对两端的电压平衡,这些电容器和钳位二极管在正常工作时不会耗散功率。二极管 D1 和 D2 在启动时将 CBULK 浪涌电流从电感器中转移出去,以避免导致高初始开关电流的磁饱和。

优化功率半导体和驱动器

八个硅MOSFET和隔离式栅极驱动器可能看起来令人生畏,但耗散功率分布在整个器件中,因此它们可以很小且表面贴装。例如,在3kW设计中,它们每个功耗可能只有2.5W,因此通常采用小型5mm x 6mm“SuperSO-8”封装,并使用PCB焊盘作为散热器。在两级WBG实施中,热量集中在可能需要引线的两个设备的热点中,例如TO-247,具有额外的装配成本和可靠性问题。

传统上,栅极驱动的选项包括笨重且昂贵的有源电路,这些电路需要光耦合器进行隔离和隔离电源轨,通常是双极性。在某些方案中,脉冲变压器可以取代光电开关,但同样为了获得最佳性能,这些通常之后是有源驱动级。ICERGi 的 IC70001 器件采用纤巧的 2mm x 2mm U-DFN2020-6 封装,可显著降低尺寸、成本和复杂性。该驱动器从内部单稳态产生最佳的栅极驱动波形,具有精确的传播延迟,由外部变压器的短脉冲触发和关断。脉冲的持续时间通常只有100ns,因此变压器很小,匝数很少。它们可以方便地在转换器 PCB 中作为平面类型实现,ICERGi 可以使用 EE 型 4 x 7mm 铁氧体磁芯为合适的设计提供布局。由于MOSFET成对驱动,因此实际上只需要四个变压器。每对栅极的驱动器仍必须相互隔离,但这是在具有独立绕组的单变压器上实现的,该绕组可以位于E-core的每个外侧支腿上,从而实现所需的隔离爬电距离和间隙。变压器的小尺寸和结构也提供了低隔离电容,这是良好的DV/dt抗扰度所必需的。

优化控制

获得最高效率和可靠性取决于如何控制多级TPPFC级,并且在没有专用IC的情况下,ICERGi开发了专有固件,可在标准ARM Cortex-M0微控制器上运行,具有最小的计算负载,以及一些指定的外部逻辑,执行所有必要的功能:功率因数校正、输出总线电压的调节以及所有必要的参数检测和保护功能。例如,除了“智能”过载、过压和过热监控外,固件在启动和瞬态条件下直接控制跨接电容电压,从而确保了MOSFET之间的电压平衡,并且其额定值不超过。使用现成的微控制器可提供电源安全性,并且可以根据需要包括额外的功能,例如驱动到“慢速”腿同步MOSFET门或通过通信接口进行控制和监视。

性能基准测试

ICERGi在参考设计和演示板中通过其栅极驱动器和控制固件证明了多级TPPFC方法的有效性。例如,额定功率为 3kW 的版本,输入范围为 85 VAC 至 265 VAC,对于包含 EMI 滤波和辅助电源的完整功能单元,可实现约 100/in3 的功率密度(图 4)。该装置的效率峰值约为 99.3%(图 5),同时符合 IEC/EN 61000-3-2 线路电流谐波和 EN 55022/32 传导发射限值,裕量为 10dB。

PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

图 4.ICERGi 的 3kW 参考设计,采用多电平 TPPFC 技术、硅-MOSFET 和 ICERGi 控制器和栅极驱动器。图片由博多的电力系统提供 [PDF]

PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

图 5.图4中参考设计的实测效率。图片由博多的电力系统提供 [PDF]

作为所述设计方法优势的总结,表1比较了使用Si SJ-MOSFET加SiC二极管的传统方法的属性,两级GaN解决方案和多级ICERGi解决方案。也许最有说服力的比较是BOM成本 – ICERGi的分析显示,与GaN相比节省了33%,与SiC相比节省了25%,具有相当的效率,包括ICERGi固件的许可费。

PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小

表 1.TPPFC 方法之间的性能比较。图片由博多的电力系统提供 [PDF]

ICERGi还将控制器及其支持组件和栅极驱动器封装到各种“可插拔”模块中,这些模块可用于评估客户设计中的技术。

结论

采用硅MOSFET的多级TPFC方法可以像WBG解决方案一样高效,并且成本更低,而无需交错到至少3kW。通过使用低压现成的Si-MOSFET消除了对昂贵的单源WBG设备的担忧,ICERGi的自供电驱动器是一种优雅,低成本的解决方案。许可ICERGi固件允许设计人员使用商用ARM处理器作为控制器,从而消除了对单源专用IC的依赖 – 这是组件分配和供应中断的重要因素。此外,参考设计使设计导入变得简单,降低了研发过程的风险,并加快了最终产品的上市时间。

审核编辑:彭静

免责声明:文章内容来自互联网,本站不对其真实性负责,也不承担任何法律责任,如有侵权等情况,请与本站联系删除。
转载请注明出处:PFC拓扑利用硅MOSFET的模块化栅极驱动方法-mosfet栅极驱动电阻越小 https://www.yhzz.com.cn/a/6706.html

上一篇 2023-04-14 13:15:53
下一篇 2023-04-14 13:22:53

相关推荐

联系云恒

在线留言: 我要留言
客服热线:400-600-0310
工作时间:周一至周六,08:30-17:30,节假日休息。